广东深圳深圳大学 - 竞价公告 (CB105902020001583)-XILINX FPGA教学开发板

项目编号
点击查看
预算金额
点击查看
招标单位
点击查看
招标电话
点击查看
代理机构
点击查看
代理电话
点击查看

查看隐藏内容(*)需先登录

首页 采购需求 竞价需求 深圳大学 - 竞价公告 (CB***************) 发布时间:****-**-** **:**:** 截止时间:****-**-** **:**:** 基本信息: 申购单号:CB*************** 申购主题:XILINX FPGA教学开发板 采购单位:深圳大学 报价要求:国产含税 发票类型:增值税专用发票 币种:人民币 预算:****** 签约时间:发布竞价结果后*天内签约合同 送货时间:合同签订后*天内送达 安装要求:免费上门安装(含材料费) 收货地址:广东省/深圳市/南山区/**** 我要报价 付款方式:货到验收合格后付款 备注说明: 申购明细: 序号 *采购内容 B型:XILINX FPGA开发板数量 **套预算单价 品牌XILINX型号FPGA型号XC*Z***-*CLG***C规格参数B型:XILINX FPGA开发板 核心板主要参数 FPGA型号XC*Z***-*CLG***C 处理器 双ARM Cortex A* 查找表 (LUTs) **,*** 触发器 ***,*** 块存储器(Block RAM) *** KB 时钟管理单元 * 通用接口 ** 板载Pmod接口 * 风扇接口 Zynq散热器 支持CEC(消费电子控制)信号的高清接口 Tx 传送端 & Rx 接收端 RGB LEDs * 含PYNQ-Z*,ARTY-Z*,ZedBoard,NexysVideo Genesys* ------------ 嵌入式系统 所有设备开机下实现以下功能: *、开发板必须附带风扇和防摔定制外壳。 *、开发板套件需附带对应电源线和数据线。 *、软件开发环境需支持chisel语言,系统包含RISC-V处理器的chisel教学源代码,须有处理器流水数据通路教学样例。 *、BIOS显示LOGL“深圳大学”。 *、每套设备配备一个保护箱(小号手提公文箱) *、中标单位需要提供一套演示产品,确认没有问题才可以供货。质保及售后服务按行业标准提供服务序号 *采购内容 A型:XILINX FPGA开发板 数量 *套预算单价 品牌XILINX型号FPGA型号XC*Z***-*CLG***I规格参数A型:XILINX FPGA开发板 核心板主要参数 FPGA型号XC*Z***-*CLG***I 内核双核ARM Cortex-A* 内存DDR*,*GB 主频***MHz数据速率****Mbps 逻辑单元数量**K 查找表**,*** 乘法器*** 触发器***, *** BL _OCK RAM*.*Mb EMMC FLASH*GB QSPI FLASH***MBit MIO(ARM端)**个 PL(FPGA端)***个 LVDS差分对**个 电压可调*****个 含AN****,AN***,AN****,双目摄像头,*英寸电容屏。 B型:XILINX FPGA开发板 核心板主要参数 FPGA型号XC*Z***-*CLG***C 处理器 双ARM Cortex A* 查找表 (LUTs) **,*** 触发器 ***,*** 块存储器(Block RAM) *** KB 时钟管理单元 * 通用接口 ** 板载Pmod接口 * 风扇接口 Zynq散热器 支持CEC(消费电子控制)信号的高清接口 Tx 传送端 & Rx 接收端 RGB LEDs * 含PYNQ-Z*,ARTY-Z*,ZedBoard,NexysVideo Genesys* ------------ 嵌入式系统 所有设备开机下实现以下功能: *、开发板必须附带风扇和防摔定制外壳。 *、开发板套件需附带对应电源线和数据线。 *、软件开发环境需支持chisel语言,系统包含RISC-V处理器的chisel教学源代码,须有处理器流水数据通路教学样例。 *、BIOS显示LOGL“深圳大学”。 *、每套设备配备一个保护箱(小号手提公文箱) *、中标单位需要提供一套演示产品,确认没有问题才可以供货。质保及售后服务按行业标准提供服务竞价中国建设招标网址请到:https://***.******.***/#/purchase/detail/c*dbed*e*****e**b*acf*c*d*c**ba*(请复制到浏览器地址栏粘贴)
查看隐藏内容