北京海淀北航集成电路科学与工程学院FPGA原型验证系统采购公告

项目编号
点击查看
预算金额
点击查看
招标单位
点击查看
招标电话
点击查看
代理机构
点击查看
代理电话
点击查看

查看隐藏内容(*)需先登录

*.(*)采购货物有关信息设备或材料名称/参数/数量/交货期/交货地点/是否接受进口产品设备名称:FPGA原型验证系统参数:*. 单板容量不低于****万等效门,支持实现**亿级等效门的总设计容量;*. 每片FPGA配置**个PHC高性能接;*. 支持***:*的TDM IP和*.*Gbps单端信号速率;*. 硬件接口资源:提供不少****个IO用户子卡扩展;SerDes数量不少**路,速率不低于**Gbps;*. 板载DDR*存储接口,并提供相应的SO-DIMM内存条和参考设计;*. 全局时钟复位资源:*路可编程差分时钟,频率范围*.*-***MHz;*路全局复位;*. 配置模式:支持USB、以太网、SD卡、JTAG下载;*. 管理功能:支持多平台管理、支持硬件自检测试、支持子卡自动识别和电压配置;*. 配套软件功能:支持多套系统互连以实现更大容量的设计并提供分割软件;分割软件支持自动插入TDM IP,支持LVDS、SerDes互联,支持**,***根以上互连线数量的设计分割;支持电压电流监测、支持FPGA芯片温度监测、支持过压过流断电保护、支持系统运行状态监测、支持风扇转速自动调整以及静音模式;**. 软件仿真部分:支持多种通用标准设计与验证语言(包括混合语言),支持时序检查,支持代码与功能覆盖率分析,包括Line/block,toggle,expression,条件/分支等覆盖率分析,支持不同的处理器架构原生目标代码生成,包括:X**-**、RISC-V、ARM **等,支持FST、VCD、SWD等通用波形格式,灵活支持多种调试手段,支持设计增量编译和并行计算技术,加速设计的编译,支持与硬仿等工具联合使用。**. 货物验收合格之日起**个月,承诺提供原厂售后。**. 有快速服务保障能力。一般性问题**小时内给予答复,难度较大的问题一周内给予答复。对于邮件、电话等远程方式不容易解决的问题,应派工程师到现场进行技术支持。**. 成交供应商负责对采购单位使用人员进行产品使用培训。具体培训计划由成交供应商提供,其费用应包含在报价内。数量:*交货周期:合同签订后,**日内完成供货,到货后**日内完成安装调试交货地点:北京市海淀区北京航空航天大学第一馆是否接受进口产品:否*、采购预算(最高限价):**万元*、参选单位资格要求:(*)在中华人民共和国境内注册、响应招标、参加响应竞争的法人、其他组织或者自然人;(*)响应人(供应商)应具备《中华人民共和国政府采购法》第二十二条规定; ① 具有独立承担民事责任的能力; ② 具有良好的商业信誉和健全的财务会计制度; ③ 具有履行合同所必需的设备和专业技术能力; ④ 有依法缴纳税收和社会保障资金的良好记录; ⑤ 参加政府采购活动前三年内,在经营活动中没有重大违法记录; ⑥ 法律、行政法规规定的其他条件。 (*)本项目不接受联合体响应;(*)本项目不允许转包、分包;(*)近三年内,本项目响应截止期前,被“信用中国”网站列入失信被执行人和重大税收违法案件当事人名单的、被“中国政府采购网”网站列入政府采购严重违法失信行为记录名单(处罚期限尚未届满的),不得参与本项目;(*)法律、行政法规关于“合格响应人”的其他条件。*、报名方式及截止时间:报名方式:按照以下要求准备报名信息发送至邮箱bhsme@***.******.***。邮件标题:公司名称+采购项目名称;邮件内容:需注明公司名称,地址,销售人员全名及联系方式;附件:法人证书扫描件,法人授权书扫描件(含法人及销售人员身份证扫描件),采购需求中列出的相应资质证明,整理为同一个PDF文件发送。不符合要求者不予接收;截止报名时间:****年**月**日**时。*、竞价会时间及方式:时间:****年**月**日;方式:采取视频会议方式。具体时间和开会方式由学院采购工作领导小组办公室进一步通知。*、参加竞价会所需提供材料:**月**日前,参选供应商需将正式书面报价单和报名资料(均需加盖单位公章,报价单请单独密封)邮寄至以下地址:地址:北京市海淀区北京航空航天大学第一馆贾老师收,电话:*********** *、采购项目经办人联系方式(采购项目咨询):贾老师,邮箱:******.cn*、学院采购工作领导小组办公室联系方式(异议或投诉):邵老师,******.cn或***-********(上午*点-**:**;下午**:**-**:**)
查看隐藏内容